

# Unit-5

# ——Multi-Level Gate Circuits NAND and NOR Gates 张彦航

School of Computer Science Zhangyanhang@hit.edu.cn



- 与非门
  - ■或非门
  - 与或非门

例:设计组合电路,对输入的2个二进制数  $X=X_1X_2$ 和 $Y=Y_1Y_2$ 比较,当X>Y,输出F=1,否则, F=0。

① 确定输入输出



#### ② 真值表

| X. | X | <b>Y</b> | Y <sub>2</sub> | F | $X_1 X_2 Y_1 Y_2$ | F |
|----|---|----------|----------------|---|-------------------|---|
| 0  | 0 | 0        | 0              | 0 | 1 0 0 0           | 1 |
| 0  | 0 | 0        | 1              | 0 | 1 0 0 1           | 1 |
| 0  | 0 | 1        | 0              | 0 | 1 0 1 0           | 0 |
| 0  | 0 | 1        | 1              | 0 | 1 0 1 1           | 0 |
| 0  | 1 | 0        | 0              | 1 | 1 1 0 0           | 1 |
| 0  | 1 | 0        | 1              | 0 | 1 1 0 1           | 1 |
| 0  | 1 | 1        | 0              | 0 | 1 1 1 0           | 1 |
| 0  | 1 | 1        | 1              | 0 | 1 1 1 1           | 0 |

③ 最简二级与或电路

$$F = X_1 \overline{Y}_1 + X_2 \overline{Y}_1 \overline{Y}_2 + X_1 X_2 \overline{Y}_2$$





④. 采用单一逻辑门(与非门)设计

$$F = X_1 \overline{Y}_1 + X_2 \overline{Y}_1 \overline{Y}_2 + X_1 X_2 \overline{Y}_2 = (\overline{X_1 \overline{Y}_1}) \overline{(X_2 \overline{Y}_1 \overline{Y}_2)} \overline{(X_1 X_2 \overline{Y}_2)}$$



1. 使用单一逻辑门(与非门)设计最简二级电路 Given: 最简与或式

Method 1: (F')'

$$F = \overline{\overline{A}B + A\overline{B}}$$

$$= \overline{\overline{A}B + A\overline{B}}$$

$$= \overline{\overline{A}B \cdot A\overline{B}}$$



#### 1. 使用单一逻辑门(与非门)设计最简二级电路

- Method 2: 1). 找出F的最简积之和式.
  - 2). 画出二级与或电路(AND-OR).
  - 3). 用与非门替换所有逻辑门...
  - 4). 将连接输出门的所有单个变量取反



- 与非门
- ■或非门
  - 与或非门

#### 2. 使用单一逻辑门(或非门)设计最简二级电路

Given: 最简与或式

• Method 1: (F<sup>D</sup>)<sup>D</sup>

$$F=\overline{A}C+B\overline{C}+A\overline{B}$$

$$F^{D} = (A+\overline{B}) \cdot (B+\overline{C}) \cdot (\overline{A}+C)$$

$$=\overline{A}B\overline{C}+ABC$$

$$=\overline{A}B\overline{C} \cdot \overline{A}BC$$

$$F=(F^D)^D=(\overline{A+B+C})+(\overline{A}+\overline{B}+\overline{C})$$



#### Method 2:

- 1). 找出F的最简和之积式.
- 2). 画出二级或与电路(OR-AND).
- 3). 用或非门替换所有逻辑门...
- 4). 将连接输出门的所有单个变量取反

- 与非门
- ■或非门



#### 3. 使用单一逻辑门(与或非门)设计最简二级电路

Given: 最简与或式

Method : (F')'





- 与非门
- ■或非门
- 与或非门